Questo lavoro consiste in una serie di test sull'elettronica di front-end AMBER_MICROMEGAS_FE, basata su un chip ASIC-TIGER. I test sono stati svolti in modalità triggerless, in Sample and Hold e in Time over threshold, e includono ricostruzione del segnale, visualizzazione del tempo di intgrazione del circuito di shaping, calibrazione in energia e altri, e sono utili per futuri utilizzi di questa quest'elettronica di front-end, in particolare per il readout di rivelatori di tipo MPGD da parte del gruppo AMBER.
Test di elettronica di front-end basata su ASIC-TIGER per rivelatori MPGD
CASTELLANI, LUCA
2022/2023
Abstract
Questo lavoro consiste in una serie di test sull'elettronica di front-end AMBER_MICROMEGAS_FE, basata su un chip ASIC-TIGER. I test sono stati svolti in modalità triggerless, in Sample and Hold e in Time over threshold, e includono ricostruzione del segnale, visualizzazione del tempo di intgrazione del circuito di shaping, calibrazione in energia e altri, e sono utili per futuri utilizzi di questa quest'elettronica di front-end, in particolare per il readout di rivelatori di tipo MPGD da parte del gruppo AMBER.File in questo prodotto:
File | Dimensione | Formato | |
---|---|---|---|
912539_tesitriennalelucacastellani.pdf
non disponibili
Tipologia:
Altro materiale allegato
Dimensione
2.77 MB
Formato
Adobe PDF
|
2.77 MB | Adobe PDF |
I documenti in UNITESI sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.
Utilizza questo identificativo per citare o creare un link a questo documento:
https://hdl.handle.net/20.500.14240/87267